![]() 香港飛龍.online 官方授權發布的第4代「香港飛龍」標誌 本文内容: 公衆號記得加星標??,第一時間看推送不會錯過。來源:內容編譯自eenews。總部位於比利時魯汶的IMEC宣佈了一項重大的模擬設計突破:一款7位、150 GSa/s的數模轉換器(DAC),採用PAM-4調製,目標速度高達每通道300 Gb/s。IMEC報告稱,這爲數據中心和超大規模計算架構中顯著提升互連速度鋪平了道路。該 DAC 基於imec先進的 5 納米 FinFET CMOS 平臺構建,解決了高速鏈路設計中日益嚴峻的挑戰。隨着人工智能和雲工作負載的數據密集度日益提升,現有的模數轉換和數模轉換解決方案難以跟上發展步伐,同時又要兼顧功耗、延遲和信號完整性。imec高速收發器項目經理Peter Ossieur強調,這款新芯片實現了速度與能效的完美結合——在同等性能水平下實屬罕見。他解釋說,該設計“目標是實現每通道200 Gb/s以上的數據速率,並最終達到400 Gb/s”,並指出採用5納米FinFET CMOS工藝是實現這一性能的必要條件。與美國和亞洲廠商相比,歐洲在尖端DAC和ADC開發方面落後。Imec的聲明是一箇戰略信號:歐洲本土的研究和設計能夠跟上全球OEM廠商在超大規模數據互連方面的需求。150 GSa/s是一箇里程碑。此前,這項技術只能在垂直集成實驗室或專有工藝中實現,而Imec的原型機如今將這一能力帶入了主流FinFET CMOS工藝。DAC 的應用環境至關重要。結合低抖動飛秒級時鐘和 PAM-4 信令,該模擬設計滿足了行業向多通道、400 GbE 及更高速率發展的需求。因此,該器件可以成爲未來面向 100 GHz 帶寬鏈路的 300-400 GSa/s 轉換器的基礎。對於歐洲模擬設計團隊和半導體OEM廠商來說,這一進步意味着機遇。imec的工藝和架構專業知識現在可以支撐下一代SerDes和光收發器ASIC。與此同時,全球競爭對手正朝着56 Tbit/s交換結構、AI加速器和百億億次級處理器的方向發展——所有這些都需要超高效的高速I/O。這一重心調整將重塑歐洲芯片設計。焦點將從IP授權和傳統工藝轉向高速混合信號創新,這對下一代數據基礎設施至關重要。高管們面臨的關鍵問題是:誰將率先嵌入這款DAC?晶圓廠的可擴展性和單芯片成本將如何演變?imec 的聲明表示,下一步將“將採樣率翻倍至 300 GSa/s,並將帶寬提升至 100 GHz 以上”,這爲未來發展指明瞭方向。對於從事模擬密集型高速接口工作的專業工程師來說,這提供了一箇罕見的、紮根於歐洲研發的、切實可行的參考設計。對於企業高管來說,這表明歐洲仍然能夠在模擬 IP 領域保持領先地位——在先進節點上,並實現實際吞吐量的提升。https://www.eenewseurope.com/en/analog-breakthrough-imec-150-gsa-s-dac-boosts-european-300-gb-s-links/*免責聲明:本文由作者原創。文章內容系作者個人觀點,半導體行業觀察轉載僅爲了傳達一種不同的觀點,不代表半導體行業觀察對該觀點贊同或支持,如果有任何異議,歡迎聯繫半導體行業觀察。今天是《半導體行業觀察》爲您分享的第4070期內容,歡迎關注。加星標??第一時間看推送,小號防走丟求推薦 (本文内容不代表本站观点。) --------------------------------- |